-
-
wilton_gao | 当前状态:离线
总积分:123 2024年可用积分:0
注册时间: 2008-01-16
最后登录时间: 2009-09-29
-
减小电磁干扰的一些常用方法
wilton_gao 发表于 2008/12/22 9:49:05 1067 查看 0 回复 [上一主题] [下一主题]
手机阅读
通常都是在电路设计、印制板布线上想办法来减小电磁干扰或在机箱上增加屏蔽、采用有中心线的共模扼流圈等方法来减小电磁干扰。
1 屏蔽
用金属材料将机箱内部产生的噪音封闭起来的方法称为屏蔽。屏蔽对防止外部噪音进入机箱也是同样有效的。电场屏蔽和磁场屏蔽的方法是不同的。
电场屏蔽是用导体将噪音源包围起来,然后接地,就能达到屏蔽的目的。由于导体表面的反射损耗很大,因此很薄的材料(铝箔、铜箔)也有很好的屏蔽效果。另外,机箱上即使有缝隙,也不会产生太大的影响。
磁场屏蔽主要用来屏蔽低频磁场的干扰,这种干扰是由交流电流或直流电流产生的。例如,感应炼钢炉中有数万安培的电流通过,在炉周围产生很强的磁场,这个强磁场会使控制系统中的磁敏器件失灵。最常见的磁敏器件是彩色CRT显示器,在磁场的作用下,显示器屏幕上的图象颜色会失真,图象会产生抖动,导致显示质量严重降低,甚至无法使用。低频磁场往往随距离的增加而衰减很快,因此在很多场合,将磁敏器件远离磁场源是减小磁场干扰的十分有效的措施。但当空间的限制而无法采取这个方法时,屏蔽也是一个十分有效的措施。要注意的是,低频磁场屏蔽与射频磁场屏蔽是完全不同的,射频磁场的屏蔽使用导电率高的材料如铍铜复合材料、银、锡或铝等材料,把它完全封闭起来,就可以了。但这些材料对低频磁场没有任何屏蔽作用。只有高导磁率的铁磁合金才能屏蔽直流磁场或低频磁场。
根据电磁屏蔽的基本原理,低频磁场由于其频率低,吸收损耗很小,趋肤效应很小,并且由于其波阻抗很低,反射损耗也很小,因此单纯靠反射和吸收很难获得需要的屏蔽效果。对这种低频磁场,要通过使用高导磁率材料为磁场提供一条磁阻很低的旁路来实现屏蔽,这样空间的磁场便会集中在屏蔽材料中,从而使磁敏器件免受磁场干扰。
高导磁率材料在机械的冲击下会极大地损失磁性,导致屏蔽效能下降。因此,屏蔽体在经过机械加工(如折弯、焊接、敲击、钻孔等)后,必须经过热处理以恢复磁性。热处理要在特定条件下进行,一般要在干燥氢气炉中以一定的速率加热到1177℃,保持4个小时,然后以一定的速率降低到室温。
在对拼连接处进行焊接时,要使用屏蔽材料母料做焊接填充料,这样可以保证焊缝处的高导磁。如果屏蔽效能要求较低,也可以采用铆接或点焊的方式固定,但要注意拼接处的屏蔽材料要有一定的重叠,以保证磁路上较小的磁阻。
当需要屏蔽的磁场很强时,仅用单层屏蔽材料,达不到屏蔽要求。这时,一种方法是增加材料的厚度。但更有效的方法是使用组合屏蔽,将一个屏蔽体放在另一个屏蔽体内,它们之间留有气隙。气隙内可以填充任何非导磁材料(如铝)做支撑。组合屏蔽的屏蔽效果比单个屏蔽体高得多,因此组合屏蔽能够将磁场衰减到很低的程度。
2 电路设计
由于时钟频率越高,高频能量的发射越强,因此在数字电路中不要使用过高的时钟频率。印制板上的总线、较大的环路面积和较长的导线都是强辐射源,因此,除非必要,要尽量避免这些情况的出现。使用大规模集成电路能够大幅度减少印制板上的走线,从而减小辐射。在选用集成电路时,也有些问题需要注意。例如,高速肖特基电路由于脉冲上升时间很短,因此会在很高的频率范围内产生发射。在功能允许的条件下,尽量使用标准型电路。电路设计时要最大限度地保持数字线和信号线分离。信号通道必须远离输入输出线以防止数字线上开关噪音辐射到信号线上。
3 印制板的设计
在印制板上合适的放置元器件与合理的安排印制板走线是很关键的。有些元器件,特别是磁性元件(如滤波器)在一个方向比其它方向可能有更大的磁场。元器件相互之间成90°放置,磁场相互抵消并减小噪音辐射。开关器件远离磁性元件也能减小噪音辐射。印制板上的走线也是主要的辐射源。走线产生辐射主要是由于逻辑电路中电流的突变,在走线的电感上产生感应电压,这个电压会产生较强的噪音辐射。另外,由于走线起着发射天线的作用,因此走线的长度越长,辐射的噪音越多。短的走线比长的走线辐射少。粗的走线比细的走线噪音辐射少。所以使走线尽可能地短,从而把走线的自感减到最小是很必要的。
4 采用有中心线的共模扼流圈
减少和改善噪音的另一种方法,特别是对高频段,是在传输频道上用有中心线的共模扼流圈,如图17所示。
共模扼流圈的耦合电容对中心线的每一边是对称的。变压器的次级具有分路,这分路有助于变压器的次级绕组的分布电容更好地控制传输频道上的返回损耗。它还可以在高频段提供一阻尼的下凹,其频率范围出现在(700~900)MHz之间,这个范围也可以进行控制。