-
-
primarywave | 当前状态:在线
总积分:828 2024年可用积分:0
注册时间: 2007-12-06
最后登录时间: 2012-06-21
-
IEC61511关于硬件容错要求的解读
primarywave 发表于 2007/12/7 9:40:53 887 查看 1 回复 [上一主题] [下一主题]
手机阅读
那么,除了用PFD或者SFF的计算来确定SIF的安全效能以外,为什么还要有这样的硬性规定呢?因为,第一:硬件容错指的是一个元件或者子系统在出现一个或多个硬件危险故障时能够持续承担需要的安全功能;第二:对最少硬件容错进行要求,是为了减轻SIF设计过程中的潜在缺点,这些缺点可能是由于SIF设计当中对数值的估计,以及在不同过程应用中元件或者子系统故障数据的不确定性;第三:硬件容错需求代表的是最少元件或子系统的冗余.取决于不同的应用,元件失效率和检验间隔时间,为满足SIF的安全度等级,额外的冗于也可能是需要的.
表5是对PE逻辑控制器最少硬件容错的需求,需要特别指出的是,即使你的逻辑控制器的SFF>90%,如果它要用在一个SIL3的SIF当中,1个容错也是必需的.这也意味着你要用冗余设置了.
表6是对传感器和最终执行元件等其他非PE逻辑控制器最少硬件容错的需求.这个需求有一个关键的假设前提,那就是占支配地位的故障模式是能够进入安全状态或者危险故障能够被检测到.如果没有这个前提,那么表中所列的最少容错需求要加1.不过也有可以减去1的情形,条件是以下四条状况都符合:A.此硬件设备的选择是基于过往的应用;B.此设备只允许过程相关的参数的调整,比如说测量范围,超量程或者低于量程故障的方向等;C.即使设备的这些过程相关参数的调整,也是受到保护的,比如说用跳线,口令等;D.SIF的SIL需求低于4.