-
-
瑞雪照丰年 发表于 2007/3/3 20:42:24
9. 从工具条选择Output Wire Connector。122楼 回复本楼
10. 将Onput Wire Connector移(拖到)到PIDE块的输出侧,用线将它连到CVEU点,通过点击一次PIDE的CVEU针,再点击一次Onput Wire Connector的输入针。
引用 瑞雪照丰年 2007/3/3 20:42:24 发表于122楼的内容
-
-
瑞雪照丰年 发表于 2007/3/3 20:43:23
11. 双击线连接器标记,键入‘PID_CV’,按Enter接受。123楼 回复本楼
12. 右击从PID_PV输入线连接器到PID_01.PV的线头,并从列表上选择‘Assume Data Available’,显 示如下:
引用 瑞雪照丰年 2007/3/3 20:43:23 发表于123楼的内容
-
-
瑞雪照丰年 发表于 2007/3/3 20:46:42
CompactLogix基本培训教程 第7部份
下面部分的仿真要创建一个回路反馈到PID PV参数,设置这条线作为‘available first’数据点是告诉这一页假定这条路径应先被赋值
引用 瑞雪照丰年 2007/3/3 20:46:42 发表于124楼的内容
-
-
瑞雪照丰年 发表于 2007/3/4 19:51:59
13. AutoTune特性要求连同一个标签‘PIDE_AUTOTUNE’来对这个回路进行自整定,这可以通过双击PIDE功能块底部的?号键入标签名来实现,在栏内键入“PIDTune”,按回车键接受。125楼 回复本楼
引用 瑞雪照丰年 2007/3/4 19:51:59 发表于125楼的内容
-
-
瑞雪照丰年 发表于 2007/3/4 19:53:32
14. 右击标签标记创建AutoTune标签,选择‘New “PIDTune”’,并按照下面所示完成 ‘New Tag’的对话框:126楼 回复本楼
引用 瑞雪照丰年 2007/3/4 19:53:32 发表于126楼的内容
-
-
瑞雪照丰年 发表于 2007/3/4 19:54:20
15. 点击OK接受。127楼 回复本楼
16. Save这个项目。
u 编辑Function Block回路仿真例程
1. 点击New Sheet按钮,为仿真单元创建新的一页。
您现在面对的是一张白纸,指定为2页的第2页,这一页将包含仿真。
2. 将这一页命名为‘Simulation’。
引用 瑞雪照丰年 2007/3/4 19:54:20 发表于127楼的内容
-
-
瑞雪照丰年 发表于 2007/3/4 19:54:56
3. 从工具条的的“Process”键,选择并放置一个死区时间(DEDT)块到第2页上,还要创建一个存储数组用于这条指令,可以双击‘StorageArray’后的问号,键入‘dead_array’,按Enter接受。右击标签标记并选择‘New “dead_array”’来创建死区时间数组标签,设定这个标签为100维的程序FB_Prog范围的Real类型的数组。128楼 回复本楼
引用 瑞雪照丰年 2007/3/4 19:54:56 发表于128楼的内容
-
-
瑞雪照丰年 发表于 2007/3/4 19:57:36
4. 点击两个对话框中的OK接受。129楼 回复本楼
5. 打开DeadTime参数(点击省略号),将Deadtime组态为5s,Gain组态为1.4。
引用 瑞雪照丰年 2007/3/4 19:57:36 发表于129楼的内容
-
-
瑞雪照丰年 发表于 2007/3/4 20:00:06
6. Apply这些修改,点击OK。130楼 回复本楼
7. 从工具条的“Process”键,选择并放置一个Lead-Lag(LDLG)块到第2页。打开LeadLag参数(点击省略号),并组态一个40s的滞后。
引用 瑞雪照丰年 2007/3/4 20:00:06 发表于130楼的内容
-
引用 瑞雪照丰年 2007/3/4 20:00:52 发表于131楼的内容